PCIe NVMe CXL
Teledyne LeCroy 的 Summit? T54加入 Summit? 系列,作為 PCIe 5.0 架構(gòu)的高性能協(xié)議分析器。 新的 Summit T54? 基于 PCIe 5.0 規(guī)范的 協(xié)議分析儀支持最高 32GT/s 和最高 x4 通道寬度的協(xié)議分析。 有興趣測試基于 PCIe 5.0 的 I/O 卡(例如存儲控制器、以太網(wǎng)、光纖通道、Infiniband 等)的公司現(xiàn)在將能夠獲得他們需要的所有協(xié)議分析器調(diào)試功能,同時能夠更好地管理他們的費用。 SSD 存儲應(yīng)用程序還將受益于對 PCIe/ NVMe/ SMBus/ NVMe-MI/ TCG 等 SSD 總線協(xié)議的集成支持。 當(dāng)與 Teledyne LeCroy 結(jié)合使用時 Summit? Z58 或 Z516 協(xié)議練習(xí)器, Summit? T54 將提供對各種測試配置的測試結(jié)果的更深入了解。 Teledyne LeCroy 的各種高速內(nèi)插器和探針為系統(tǒng)板上的 CEM 和其他形狀因數(shù)插座以及焊接和中間總線探針提供了充分的靈活性和連接性。
PCIe 5.0 技術(shù)
PCIe 5.0 技術(shù)通過提高數(shù)據(jù)比特率的組合,實現(xiàn)了 PCIe 4.0 標(biāo)準(zhǔn)兩倍的有效數(shù)據(jù)吞吐率達到了 16 GT/s,PCIe 32 使用與 PCIe 5.0 相同的編碼,已被證明是可靠的數(shù)據(jù)傳輸。
PCIe 5.0 速度
憑借對 PCI Express 規(guī)范 5.0 的支持、2.5、5、8、16、32 GT/s 的數(shù)據(jù)速率、從 x1 到 x4 的通道寬度以及完整的 64 GB 跟蹤內(nèi)存等高級功能, Summit T54 協(xié)議分析器為高級 PCI Express 產(chǎn)品的開發(fā)人員和用戶提供更強大的功能和靈活性。 這 Summit T54 是更專業(yè)、更精密的 PCI Express 分析儀。
強大的視圖
與其他 Teledyne LeCroy PCI Express 分析儀一樣, Summit T54 利用直觀而強大的 CATC Trace 分析軟件系統(tǒng),嵌入了對 PCI Express 協(xié)議層次結(jié)構(gòu)和復(fù)雜性的深刻理解。 多彩、直觀且易于使用的圖形顯示使您能夠快速捕獲和驗證 PCI Express 產(chǎn)品設(shè)計。 所有 Teledyne LeCroy PCI Express 協(xié)議分析儀都采用高阻抗、非侵入式探測技術(shù),從而允許完全不變的數(shù)據(jù)傳遞。
鏈路調(diào)整
除了全套高級硬件和軟件功能外, Summit T54 提供用戶便利和分析功能,例如支持“通道調(diào)配”,允許電路板開發(fā)人員以非標(biāo)準(zhǔn)順序布置帶有通道的中間總線探針焊盤,從而簡化電路板的設(shè)計。 在內(nèi)部 Summit T54 將車道映射回正確的順序并準(zhǔn)確顯示嵌入的公交車流量。 其他軟件功能包括增強的錯誤檢查以自動識別其他錯誤類型、更緊湊的跟蹤文件允許更快地分析跟蹤數(shù)據(jù),以及選擇簡化或高級模式來設(shè)置跟蹤記錄選項。
Bit級抓取
原始記錄模式 Bit Tracer 允許在字節(jié)通過鏈路時對其進行記錄,從而允許調(diào)試 PHY 層問題并將邏輯分析儀格式的特性與協(xié)議分析儀格式相結(jié)合。 新的自動感知鏈路功能可監(jiān)控不同通道寬度的設(shè)備之間的協(xié)商,并且分叉鏈路支持將多鏈路 PCI Express 操作重新組合成更窄的鏈路。
支持局域網(wǎng)
Summit T54 還支持以太網(wǎng) LAN 端口作為標(biāo)準(zhǔn)功能。 通過 LAN 連接,工程師可以遠(yuǎn)程操作系統(tǒng)(例如,在他們的桌面系統(tǒng)上安裝客戶端軟件,并控制在遠(yuǎn)程實驗室中運行的分析儀)。 此外,多位協(xié)同工作的工程師可以分時使用一臺分析儀,從而減少每位工程師對額外分析儀的需求,并提高產(chǎn)品的成本效益。
可在任何 PCIe 環(huán)境中調(diào)試
通過利用在新興市場協(xié)議分析工具方面的多年經(jīng)驗,Teledyne LeCroy 的 PCI Express 協(xié)議分析儀將復(fù)雜的功能與實用特性相結(jié)合,以加速 PCI Express IP 核、半導(dǎo)體、存儲、圖形、服務(wù)器、工作站、網(wǎng)橋和交換機的開發(fā)。